MP3解碼器技術移轉

 

本實驗室所設計的MP3解碼晶片符合ISO/IEC 11172-3所定義的標準,支援32k44.1k48kHz的取樣頻率,32404856648096112128160192224256320kbps的資料位元率,longshortstartstop四種windowmonodualstereojoint stereo四種模式 。

 

本設計採用pure-ASIC的設計方式,可大幅降低功率消耗以及面積,同時在最佳化的考量下,也得到最少的記憶體使用量。

 

我們在設計時採用了許多獨特的演算法和架構,並針對低功率、低複雜度作設計,記憶體使用量只需要14Kbytes,以及4.1MHz的操作頻率,整體的功率消耗為17mW

 

我們所設計的IP為一個完整的解決方法,不需要和其他的IP作整合,因此使用上相當方便,可以容易的加入一些多媒體應用當中,如手機、PDA

 

在驗證方面,在behavior levelgate level的模擬皆正確無誤。同時為了測試上的考量,在記憶體的部分我們加了BIST電路,另外我們在電路中也加入了scan chain,得到96.54%fault coverage

 

本設計在DRCLVS驗證皆通過,已採用UMC 0.18um 1P6M CMOS製程下線。